

#### ΠΟΛΥΤΕΧΝΕΙΟ ΚΡΗΤΗΣ

### ΕΡΓΑΣΤΗΡΙΟ ΜΙΚΡΟΕΠΕΞΕΡΓΑΣΤΩΝ & ΥΛΙΚΟΥ ΕΡΓΑΣΤΗΡΙΑΚΕΣ ΑΣΚΗΣΕΙΣ ΓΙΑ ΤΟ ΜΑΘΗΜΑ: ΗΡΥ 312 ΟΡΓΑΝΩΣΗ ΥΠΟΛΟΓΙΣΤΩΝ

### **EAPINO EEAMHNO 2018-2019**

# Εργαστήριο 1

# ΣΧΕΔΙΑΣΗ ΚΑΙ ΠΡΟΣΟΜΟΙΩΣΗ ΜΟΝΑΔΑΣ ΑΡΙΘΜΗΤΙΚΩΝ ΚΑΙ ΛΟΓΙΚΩΝ ΠΡΑΞΕΩΝ (ALU) ΚΑΙ ΑΡΧΕΙΟΥ ΚΑΤΑΧΩΡΗΤΩΝ (REGISTER FILE)

# Διαβάστε καλά την εκφώνηση!!!

## Σκοπός του Εργαστηρίου:

Η σχεδίαση σε Γλώσσα Περιγραφής Υλικού (Hardware Description Language) VHDL μιας μονάδας αριθμητικών και λογικών πράξεων και ενός αρχείου καταχωρητών, και η προσομοίωση αυτών (με τα εργαλεία της Xilinx).

# Προαπαιτούμενα

Καλή κατανόηση της VHDL στη συμπεριφορική μορφή της (behavioral) και την δομική μορφή της (structural) καθώς και του περιβάλλοντος που προσφέρουν τα εργαλεία της Xilinx (κοινώς γνώσεις που αποκτήθηκαν στο μάθημα Προχωρημένη Λογική Σχεδίαση).

# Διεξαγωγή

## <u>Α) Σχεδίαση της μονάδας αριθμητικών και λογικών πράξεων</u>

Η μονάδα έχει τις εξής εισόδους και εξόδους:

| Σήμα | Είδος -Πλάτος     | Λειτουργία                                             |
|------|-------------------|--------------------------------------------------------|
| Α    | είσοδος (32 bits) | Πρώτος τελεστέος σε συμπλήρωμα ως προς 2               |
| В    | είσοδος (32 bits) | Δεύτερος τελεστέος σε συμπλήρωμα ως προς 2             |
| Op   | είσοδος (4 bits)  | Κωδικός πράξης                                         |
| Out  | έξοδος (32 bits)  | Αποτέλεσμα σε συμπλήρωμα ως προς 2                     |
| Zero | έξοδος (1 bit)    | Ενεργοποιημένη αν το αποτέλεσμα είναι μηδέν            |
| Cout | έξοδος (1 bit)    | Ενεργοποιημένη αν υπήρξε κρατούμενο εξόδου (Carry Out) |
| Ovf  | έξοδος (1 bit)    | Ενεργοποιημένη αν υπήρξε υπερχείλιση                   |

Η συμπεριφορά της ALU είναι η εξής:

| Κωδικός   | Πράξη                                                     | Αποτέλεσμα                                                  |
|-----------|-----------------------------------------------------------|-------------------------------------------------------------|
| Op = 0000 | Πρόσθεση                                                  | Out = A + B                                                 |
| Op = 0001 | Αφαίρεση                                                  | Out = A - B                                                 |
| Op = 0010 | Λογικό "ΚΑΙ"                                              | Out = A & B                                                 |
| Op = 0011 | Λογικό "Η"                                                | Out = A   B                                                 |
| Op = 0100 | Αντιστροφή του Α                                          | Out = ! A                                                   |
| Op = 1000 | Αριθμητική ολίσθηση δεξιά κατά 1 θέση (MSB ← (παλιό MSB)) | Out= (int) A >> 1<br>Αποτέλεσμα = {A[31], A[31], A[1]}      |
| Op = 1001 | Λογική ολίσθηση δεξιά κατά 1<br>θέση (MSB ← '0')          | Out= (unsigned int) A >> 1<br>Αποτέλεσμα = {0, A[31], A[1]} |
| Op = 1010 | Λογική ολίσθηση αριστερά κατά 1 θέση (LSB ← 0)            | Out= A << 1<br>Αποτέλεσμα = {A[30], A[29], A[0],0}          |
| Op = 1100 | Κυκλικό ολίσθηση (rotate)<br>αριστερά το Α κατά 1 θέση    | 89<br>7 6 5 4 3 2 1 0<br>0 0 0 1 0 1 1 1<br>0 0 1 0 1 1 1 0 |
| Op = 1101 | Κυκλικό ολίσθηση (rotate)<br>δεξιά το Α κατά 1 θέση       | 7 6 5 4 3 2 1 0<br>0 0 0 1 0 1 1 1<br>1 0 0 0 1 0 1 1       |

- 1. Γράψτε τον κώδικα που υλοποιεί την ALU σε VHDL. Χρησιμοποιήστε Behavioral κώδικα όπου μπορείτε (για παράδειγμα, στην πρόσθεση μην χρησιμοποιήσετε αθροιστές αλλά τον τελεστή «+», κλπ). Θα χρειαστεί να χρησιμοποιήσετε τύπους δεδομένων (ακεραίους) που υπάρχουν σε «Standard VHDL Packages». Google it.
- 2. Δώστε προσοχή στις εξόδους Zero, Cout και Ovf. Ποιες είναι οι συνθήκες που ορίζουν αυτές τις εξόδους; Τι εισόδους θα πρέπει να δώσετε στην προσομοίωση για να βεβαιωθείτε ότι τα σήματα αυτά παράγονται σωστά;
- 3. Προσθέστε καθυστέρηση στις εξόδους, οπότε το αποτέλεσμα να παράγεται 10 nanoseconds μετά την είσοδο (π.χ. out <= temp after 10ns;)
- 4. Προσομοιώστε την ALU στο περιβάλλον Xilinx.
- 5. Δώστε αρκετές διαφορετικές εισόδους στην προσομοίωση ώστε να ελέγξετε όλες τις (ενδιαφέρουσες) περιπτώσεις των σημάτων εξόδου. Πρέπει να ελέγξετε όλες τι πιθανές πράξεις με αρκετές εισόδους ώστε να είστε σίγουροι ότι λειτουργεί σωστά η λύσης σας.

# Β) Σχεδίαση του Αρχείου Καταχωρητών

Το αρχείο καταχωρητών είναι ένα συνδυασμός από καταχωρητές και συνδυαστική λογική.

#### B1. Παραγωγή Register

Αρχικά υλοποιήστε έναν καταχωρητή 32 bits σε VHDL. Ο καταχωρητής θα πρέπει να έχει τα εξής σήματα: ρολόι (CLK - 1 bit), Δεδομένα εισόδου (Data - 32 bits), Δεδομένα εξόδου (Dout - 32 bits) και ένα σήμα για Write Enable (WE - 1 bit). Η διεπαφή για τον register φαίνεται στην Εικόνα 1. Η έξοδος Dout θα πρέπει να αλλάζει 5 nsec αφότου «χτυπήσει» το ρολόι (λειτουργία after παραπάνω)



Εικόνα 1: Καταχωρητής 32 bits

#### B2. Παραγωγή Register File

Για την παραγωγή ενός αρχείου καταχωρητών (Register File-RF) θα χρησιμοποιήσετε 32 registers, όπως αυτούς που υλοποιήσατε στο βήμα B1. Στην συνέχεια κάνοντας την συνδεσμολογία που παρουσιάζεται στην Εικόνα 2 θα υλοποιήστε ένα αρχείο καταχωρητών με 32 καταχωρητές με τρεις θύρες(δύο ανάγνωσης και μία εγγραφής). Η διεπαφή του αρχείου καταχωρητών έχει τις εξής εισόδους και εξόδους:

| Σήμα  | Είδος -Πλάτος     | Λειτουργία                                 |
|-------|-------------------|--------------------------------------------|
| Ard1  | Είσοδος (5 bits)  | Διεύθυνση πρώτου καταχωρητή για ανάγνωση   |
| Ard2  | Είσοδος (5 bits)  | Διεύθυνση δεύτερου καταχωρητή για ανάγνωση |
| Awr   | Είσοδος (5 bits)  | Διεύθυνση καταχωρητή για εγγραφή           |
| Dout1 | Έξοδος (32 bits)  | Δεδομένα πρώτου καταχωρητή                 |
| Dout2 | Έξοδος (32 bits)  | Δεδομένα δεύτερου καταχωρητή               |
| Din   | Είσοδος (32 bits) | Δεδομένα για εγγραφή                       |
| WrEn  | Είσοδος (1 bit)   | Ενεργοποίηση Εγγραφής καταχωρητή           |
| Clk   | Είσοδος (1 bit)   | Ρολόι                                      |

## Παρατηρήσεις:

- Στην διεπαφή <u>δεν</u> υπάρχει είσοδος ενεργοποίησης ανάγνωσης, το οποίο σημαίνει ότι το αρχείο καταχωρητών διαβάζει πάντα και από τις δύο θέσεις που υποδεικνύουν οι διευθύνσεις ανάγνωσης.
- Όλα τα modules που απεικονίζονται στην Εικόνα 2 είναι συνδυαστικά (εκτός προφανώς από τους registers).
- Οι πολυπλέκτες και ο αποκωδικοποιητής θα πρέπει να έχουν καθυστέρηση 5 nsec σε σχέση με τις εισόδους τους. Οι πύλες ΚΑΙ θα πρέπει να έχουν καθυστέρηση 2 nsec σε σχέση με τις εισόδους τους.
- Τι χρειάζεται να αλλάξετε στην συνδεσμολογία της Εικόνας 2 έτσι ώστε να μην αλλάζει ποτέ

η τιμή του R0; (Θυμηθείτε ότι στον MIPS η τιμή του R0 παραμένει πάντα σταθερά 0).

### Υλοποίηση:

- 1. Γράψτε τον κώδικα VHDL που υλοποιεί το αρχείο καταχωρητών χρησιμοποιώντας τον καταχωρητή που υλοποιήσατε στο **B1**.
- 2. Μεταγλωττίστε και προσομοιώστε την RF στο περιβάλλον Xilinx.
- 3. Δώστε αρκετές διαφορετικές εισόδους στην προσομοίωση ώστε να ελέγξετε όλες τις (ενδιαφέρουσες) περιπτώσεις των σημάτων εισόδου-εξόδου.

## Γενικές συμβουλές:

- Γράψτε καθαρό κώδικα VHDL.
- Όταν χρησιμοποιείτε behavioral κώδικα με if .. then θα πρέπει να κλείσετε όλα τα else, αλλιώς ο κώδικας υποδηλώνει μνήμη (latch). Εάν χρειάζεστε μνήμη χρησιμοποιήστε καταχωρητές σε δομική αναπαράσταση (structural).

## Παραδοτέα - Βαθμολογία

- 1. Δώστε ένα σχηματικό διάγραμμα της συνδεσμολογίας που χρησιμοποιήσατε για την υλοποίηση του Αρχείου Καταχωρητών.
- 2. Κώδικας VHDL (πηγαίος).
- 3. Κυματομορφές προσομοίωσης.
- 4. Σύντομη αναφορά στη διαδικασία του εργαστηρίου (μαζί και ενδεχόμενα προβλήματα που παρατηρήθηκαν για μελλοντική του βελτίωση).



Εικόνα 2: Αρχείο καταχωρητών